- 軟件大小:31KB
- 軟件語言(yán):中文
- 軟件類型:國產軟件
- 軟件類別:免費軟件 / 編程工具
- 更新時間:2017-07-04 17:48
- 運行環境:WinAll, WinXP, Win7, Win8
- 軟(ruǎn)件等級:
- 軟件(jiàn)廠商:
- 官方網站:http://www.ynaad.com/
2603.51M/中文/1.0
255.85M/中文/0.0
7.37M/中文/0.0
1.54M/中文(wén)/10.0
7884.79M/中文/2.0
xilinx ise10.1是一款免費的硬件(jiàn)設計工具,可以(yǐ)用來設計仿真挺悠閑,對(duì)電(diàn)路進(jìn)行模擬測試。集成了多種硬件語言,功能非常給力。需要的用戶歡迎在綠色資源網下載安裝。
ISE的全稱為Integrated Software Environment,即“集成軟(ruǎn)件環(huán)境”,是Xilinx公司的硬件設計工(gōng)具。相對容易(yì)使用的、首(shǒu)屈(qū)一指的PLD設計環境 !ISE將先進的技術(shù)與靈活性、易使用性的圖形界麵結(jié)合在一起,不管您的(de)經驗如何,都讓您在(zài)最短的(de)時間,以(yǐ)最少的努力,達到最佳的硬件(jiàn)設計。xilinx ise 10.1版本不支持(chí)win8等係統,不過在xp係統上完美運行!
1.專門為解決設計人員所麵臨的時序收斂和生產力(lì)這兩大艱巨挑戰而開發,支持在多台Linux主機上進(jìn)行分布式處理,可在一天時間裏完成更多次實施過程。
2.包括設計輸入、仿真、綜合、布局布線、生成BIT文件(jiàn)、配置以及在線調試等(děng),功能非常強大。
3.在硬件設計(jì)上(shàng)應用非常廣泛(fàn),覆蓋從係統級設計探索、軟件開發和基於HDL硬件設計,直(zhí)到驗證、調試和pcb設計集成的全部設計流程。
4.通(tōng)過利用分布式處理和(hé)多種實(shí)施策略,性能可以(yǐ)提升(shēng)多達38%。SmartXplorer技術同時還提供了一些工具(jù),允許用(yòng)戶利用獨立的時序報告監控(kòng)每個運行實(shí)例(lì)。
1.綜合(Synthesis)
綜合是將行為和功能層次表達的電子係統轉化為低(dī)層次模塊的組合。一般(bān)來說,綜合是針對VHDL來說的,即將VHDL描述的模型、算法、行為和功能描述轉換為FPGA/CPLD基本結構相對(duì)應的網表文件,即(jí)構成對(duì)應(yīng)的映射關(guān)係。
2.驗證(zhèng)(Verification)
驗證(Verification)包含綜合後仿真和功能仿真(Simulation)等。功(gōng)能仿真(zhēn)就是對設計電路的(de)邏輯功能進行模擬測試,看其是否滿足設(shè)計要求,通常是通過波形圖直觀地顯(xiǎn)示輸入信號與輸出信號之間的關係。 綜合後仿真在(zài)針對目標器件進行適配之後進行,綜合後仿真接(jiē)近真實器件(jiàn)的特性進行,能(néng)精確給出輸入與輸出之間的信(xìn)號延時數據。
3.圖形或文本輸入(Design Entry)
圖形或文本輸入包括原理圖、狀態機、波形圖、硬件描述語(yǔ)言(HDL),是工程設計的第一步(bù),ISE集(jí)成的(de)設計工具主要包括HDL編輯器(HDL Editor)、狀態機編(biān)輯器(StateCAD)、原(yuán)理圖編輯器(qì)(ECS)、IP核生(shēng)成器(CoreGenerator)和(hé)測試激(jī)勵生成器(HDL Bencher)等。
請描述您所遇到的錯誤,我們將盡快予以修正,謝謝!
*必填項,請輸入內容